Altera High-Speed Development Kit, Stratix GX Edition Uživatelský manuál Strana 92

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 140
  • Tabulka s obsahem
  • ŘEŠENÍ PROBLÉMŮ
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 91
7–10 Quartus II Version 3.0 Altera Corporation
Standard Tests High-Speed Development Kit, Stratix GX Edition User Guide
Figure 7–5. Stratix GX Top-Level BDF
Figure 7–6. Stratix Top-Level BDF
The system clock is generated by an enhanced PLL using the on-board
33.33-MHz crystal oscillator as the reference clock. The PLL generates a
105-MHz clock to clock all of the data generation logic and serve as the
reference for the LVDS transmitter on the Stratix GX device.
Zobrazit stránku 91
1 2 ... 87 88 89 90 91 92 93 94 95 96 97 ... 139 140

Komentáře k této Příručce

Žádné komentáře