Altera Low Latency 40-Gbps Ethernet MAC and PHY MegaCore Uživatelský manuál Strana 86

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 196
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 85
Figure 3-22: Software Flow Using Transparent Clock Mode System
This figure from the 1588 standard is augmented with the timestamp labels shown in the transparent
clock system figure. A precise description of the software requirements is beyond the scope of this
document. Refer to the 1588 standard.
UG-01172
2015.05.04
Implementing a 1588 System That Includes a LL 40-100GbE IP Core
3-41
Functional Description
Altera Corporation
Send Feedback
Zobrazit stránku 85
1 2 ... 81 82 83 84 85 86 87 88 89 90 91 ... 195 196

Komentáře k této Příručce

Žádné komentáře