Altera SDI II MegaCore Uživatelský manuál Strana 44

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 89
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 43
Figure 4-2: SDI II IP Core Block Diagram for Arria 10 Devices
SDI II IP Core for Arria 10
Parallel Video In
Parallel Video Out
SDI Out
SDI In
Protocol
PHY Reset
Controller
TX PLL
Arria 10
Native PHY IP
Protocol
The protocol block handles the SDI-specific parts of the core and generally operates on a parallel domain
data.
Transmitter
The transmitter performs the following functions:
HD-SDI LN insertion
Sync bit insertion
HD-SDI CRC generation and insertion
Payload ID insertion
Matching timing reference signal (TRS) word
Clock enable signal generation
Scrambling and non-return-zero inverted (NRZI) coding
The block diagrams below illustrate the SDI II IP core transmitter (simplex) data path for each supported
video standard.
For more information about the function of each submodules, refer to the Submodules section.
4-2
Protocol
UG-01125
2015.05.04
Altera Corporation
SDI II IP Core Functional Description
Send Feedback
Zobrazit stránku 43
1 2 ... 39 40 41 42 43 44 45 46 47 48 49 ... 88 89

Komentáře k této Příručce

Žádné komentáře