Altera 100G Development Kit, Stratix IV GT Edition Uživatelský manuál Strana 19

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 80
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 18
Chapter 2: Board Components 2–11
MAX II CPLD EPM2210 System Controller
September 2010 Altera Corporation 100G Development Kit, Stratix IV GT Edition Reference Manual
MAX II CPLD EPM2210 System Controller
The board utilizes the EPM2210 System Controller, an Altera MAX
II CPLD, for the
following purposes:
FPGA configuration from flash memory
Power consumption monitoring
Temperature monitoring
Virtual JTAG interface for PC-based power and temperature GUI
Control registers for clocks
Control registers for Remote System Update
Control registers for general purpose I/O and PFL.
Register with CPLD design revision and board information (read-only)
RXD[3:0] 2.5-V CMOS input 4 Ethernet Receive RGMII Data Bus
RXDV 2.5-V CMOS input 1 Receive Data Valid
RXCLK 2.5-V CMOS input 1 Receive Clock
MDC 2.5-V CMOS input 1 Ethernet MII Clock
MDIO 2.5-V CMOS bidirectional 1 Ethernet MII Data
ENET_RESET 2.5-V CMOS output 1 Ethernet reset
ENET_LED_LINK1000 2.5-V CMOS output 1 Ethernet LINK1000 LED
Device I/O Total: 916
Table 2–4. Stratix IV GT I/O Usage Summary (Part 5 of 5)
Function I/O Type I/O Count Description
Zobrazit stránku 18
1 2 ... 14 15 16 17 18 19 20 21 22 23 24 ... 79 80

Komentáře k této Příručce

Žádné komentáře