Altera PHY IP Core Uživatelská příručka Strana 146

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 626
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 145
Figure 2-42: Clock Generation and Distribution for 10GBASE-R with FEC Support
Example using a 64-bit PCS-PMA interface width.
TX PLL
64
TX PMATX PCS
TX
64 Bit Data
8 Bit Control
10.3125 Gbps
Serial
pll_ref_clk
644.53125 MHz
161.13 MHz
64
RX PMARX PCS
RX
64 Bit Data
8 Bit Control
10.3125 Gbps
Serial
156.25 MHz
fPLL
rx_coreclkin
8/33
10GBASE-R Hard IP Transceiver Channel
161.13 MHz
The XGMII Clocking Scheme in 10GBASE-R
The XGMII interface defines the 32-bit data and 4-bit wide control character clocked between the
MAC/RS and the PCS at both the positive and negative edge (double data rate – DDR) of the 156.25 MHz
interface clock.
The transceivers do not support the XGMII interface to the MAC/RS as defined in the IEEE 802.3-2008
specification. Instead, they support a 64-bit data and 8-bit control single data rate (SDR) interface
between the MAC/RS and the PCS.
UG-01143
2015.05.11
The XGMII Clocking Scheme in 10GBASE-R
2-115
Implementing Protocols in Arria 10 Transceivers
Altera Corporation
Send Feedback
Zobrazit stránku 145
1 2 ... 141 142 143 144 145 146 147 148 149 150 151 ... 625 626

Komentáře k této Příručce

Žádné komentáře