Altera Interlaken MegaCore Function Uživatelský manuál Strana 76

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 90
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 75
B–4 Appendix B: Excluding Transceivers for Faster Simulation
External Transceiver Interface Clocks
Interlaken MegaCore Function June 2012 Altera Corporation
User Guide
Figure B–4 shows the clock diagram for an eight-lane variation that does not include
transceivers.
Figure B–4. Clock Diagram for 8-lane Interlaken MegaCore Function Without Transceivers
tx_lane_clk
tx_data[79:0]
rx_data[79:0]
rx_lane_clk[3:0]
rx_lane_clk[7:4]
tx_data[159:80]
tx_data[159:80]
common_rx_coreclk
Interlaken
MegaCore Function
tx_mac_clk
rx_mac_clk
Zobrazit stránku 75
1 2 ... 71 72 73 74 75 76 77 78 79 80 81 ... 89 90

Komentáře k této Příručce

Žádné komentáře