Altera HardCopy II Clock Uncertainty Calculator Uživatelský manuál Strana 43

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 62
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 42
Altera Corporation A–11
HardCopy II Clock Uncertainty Calculator User Guide
I/O Interface
with PLL
This section provides clock transfer examples for an I/O interface with at
least one PLL.
Figure A–11 shows an example of a clock-pair = Off-chip to CLK5
Figure A–11. Input Interface with a PLL
Table A–11 shows input of the PLL index for Figure A–11, with respect to
the source and destination clocks.
INBUF
CLK5
PLL10
Destinatio
n
Register
DATA
Destination
Clock
Table A–11. Location of Input PLLs
Source Clock Destination Clock
1st PLL 2nd PLL 1st PLL 2nd PLL
0—10
Zobrazit stránku 42
1 2 ... 38 39 40 41 42 43 44 45 46 47 48 ... 61 62

Komentáře k této Příručce

Žádné komentáře